インテルの次世代プラットフォームを考える:元麻布春男のWatchTower(2/2 ページ)
Intel 4シリーズチップセットやCentrino2と、徐々にではあるがインテルの次世代プラットフォームが姿を現しつつある。その概要をまとめた。
将来的にはモジュール形式の採用でCPUの設計自由度が向上する
インテルは将来のCPUについて、CPUを構成する主要なモジュール(コア、キャッシュ、バスインタフェース、グラフィックスなど)を、レゴブロックのように自由に組み合わせ可能にすると述べている。現実にはソケットのピン互換性の問題もあり、製品レベルでどれだけのバリエーションを持たせられるのかは不明だが、少なくとも設計レベルでは自由度を引き上げるつもりのようだ。
Nehalemも間違いなくその方向性に進んだCPUとなる。現在公開されているNehalemのダイ写真は、3次キャッシュを備えたクアッドコアCPUのもの。3次キャッシュの存在とQuick Path Interface(QPI)を備えていることから、年内のリリースが想定されるサーバ/ハイエンドデスクトップPC向けのCPUだと思われる。
この写真を見る限り、3次キャッシュは2つのコアで共有され、4つのコアで共有される構造ではないようだ。インテルが事前に複数レベルの共有キャッシュを持つという情報を明らかにしていることからすると、2次キャッシュも2コアでの共有だと考えられる。4つのコアで共有するキャッシュを持たないことで、性能上のマイナスもあるだろうが、6コアや8コアなど、さまざまな構成のCPUを早期にリリースする自由度という点では望ましい(現時点で6コア版は発表されていない)。2つのコアで1つのモジュール(構成単位)とする設計だと思われる。
メインストリームPC向けのNehalemについては、複数のバリエーションがあり、4コアと2コア、さらに2コアにはグラフィックス機能を持つものと持たないものといったバリエーションが想定されている。
CPUにグラフィックス機能を統合することは、メモリアクセスやコストの点で有利なだけでなく、CPUと同じ最新のプロセス技術が使えるという点でメリットがあるが、必ずしも有利なことばかりではない。グラフィックス機能のサポートにはドライバが不可欠で、ドライバサポートによりCPUの寿命が決まってしまう。逆に、ドライバの不具合によりCPUが出荷できない、といった事態も起こり得る(現在、超ハイエンド向けに開発が進められているLarrabeeのように、IAベースのコアになれば、グラフィックスでもバイナリ互換性が維持可能になり、ドライバ問題も解決するかもしれない)。
メインストリーム向けのCPUでは、共有の2次キャッシュを持つものの、3次キャッシュを持つことはないだろう。すべてのバリエーションに共通するのは、メモリコントローラを内蔵する、ということだ。メモリコントローラがCPUに内蔵されることで、プラットフォームは大きく変わる。当然のことながら、CPUのソケットが変わるからマザーボードは完全に新規になる。
Nehalemのプラットフォームの行方
Nehalemのプラットフォームについて、インテルが示している構想は下図のようなものだ。メモリがCPUに接続されるようになるのは当然だが、DDR3だけでなく、DDR2とも書かれており、少なくともメインストリーム向けのCPUが内蔵するメモリコントローラでは、DDR2をサポートする意向がうかがえる。
ここでは、従来のチップセットあるいはノース/サウスブリッジといった呼称に代わって、System Controllerという呼び名が使われている。System ControllerにI/Oコプロセッサを統合し、システムの管理やセキュリティ、ストレージ処理をコプロセッサで行う方針のようだ。すでにQシリーズのチップセットでは、AMTの機能を実行するManagement Engineと呼ばれるコプロセッサが利用されており、これを発展・拡張するのだろう。
I/Oインタフェースでは、USB 3.0やPCI Express 3.0、SATA3といった次世代のインタフェースがずらずらと並ぶが、これらが第一世代のNehalemに間に合うとは思いにくい(規格レベルでさえまだ完成していない)。上のコプロセッサも含め、あくまでも将来構想ということだろう。昨年の秋の時点では、PCI Express 3.0では現在使われている埋め込みクロック技術(8b/10b Encoding)をやめると聞いていたのだが、どうやら変更があったようだ。
というわけで、どうも今年登場するプラットフォームは、次の飛躍に向けた「タメ」のように感じられる。逆に言えば、それだけに当初から完成度が高いことが期待される。ひょっとすると、440BXのように長く使われるプラットフォームになるのかもしれない。
関連記事
インテルの次世代最高級プラットフォーム「Skulltrail」で「8コア」の破壊力を知る
“エンスーなゲームユーザー”のための次世代プラットフォームを構成するCPUとマザーボードのパフォーマンスがついに明らかになる。「8コアCPU」がたたき出す最高級の性能やいかに。インテルは2008年も「革新」
インテルが年頭記者会見を行い「2008年にインテルが成すべきこと」を披露。会場ではCESに登場した「Menlow」「Canmore」、そして、その先をいく「Moorstown」が展示された。インテルの2008年マイルストーンは“45ナノ”と“ひまわり”
インテルが45ナノメートルの製造プロセスに対応した「Penryn」ファミリーの新CPU発表会を開催。“性能向上”だけでなく、“クリーンさ”を前面に打ち出した。北京を旅するなら「Menlow」をお供に──Intel CEOのCES基調講演
Intelの基調講演と聞くと「技術的優位性を力強くアピール」するイメージが強いが、デジタル家電の祭典であるCESでは「分かりやすくて面白い」内容で聴衆を楽しませてくれた。WiMAXとMoorestownで広がるモバイルデバイスの行動圏
IDF 2007の2日めは「モバイル・デイ」がテーマだった。ここでは、ノートPC、UMPC、新しいカテゴリの小型デバイス、そしてWiMAXに関するIntelの発言をまとめていく。UMPC向けプラットフォーム「Intel Ultra Mobile Platform 2007」を正式発表──チャンドラシーカ氏基調講演
2日間の日程で行われたIDF 2007 Beijingにおいて、最も話題を呼んだのがアナンド・チャンドラシーカ氏による新しいUMPCプラットフォームの発表だ。Centrino生誕の地、イスラエルのFabに行く(前編)
Intelのイスラエル拠点、と聞くと、なにかしら“謎のベール”に閉ざされているようなイメージが(勝手な妄想)。元麻布氏はイスラエルのFabでなにを見たのか。Centrino生誕の地、イスラエルのFabに行く(後編)
イスラエルのインテル拠点を巡礼する元麻布氏。前回訪れた「Haifa Validation Center」を後にして、今回は45ナノプロセスの製造拠点に向かう。新世代「45ナノ」CPUの実力を「SYSmark2007」で知る──Core 2 Extreme QX9650
45ナノプロセスルールの時代がもう目の前まできている。その“Penryn”の性能を新世代のベンチマークでじっくりと確かめてみた。「Nehalem」が動いたっ!──IDF初日基調講演から
年2回の開催から年1回となったIDF(北京は特別版ということで)。そのおかげで内容も充実している。リポート第2弾は「Penryn」「Nehalem」をカバーしよう。DDR3への移行はいつ?──IDF 2007で読む「メモリ」「ワイヤレス」のトレンド
大きなインパクトはないものの、細かいアップデート情報で今後のトレンドが把握できた今回のIDF。最後のリポートでは展示会場を中心に紹介したい。「3.0」世代の新規格が明らかに──IDF 2007基調講演から
IDFでは、CPUやプラットフォームに限らない、開発中の新しい技術規格も紹介される。2007年のIDFで取り上げられたのは「USB」「PCI Express」の次世代規格だ。45ナノメートル以降のプロセス技術をひもとく──マーク・ボーア氏基調講演
Intel上級フェローのマーク・ボーア氏が、IDF 2007 Beijingで製造プロセス技術の解説を行い、同社の技術的なアドバンテージをアピールした。Silverthorneは「1ワット2GHz駆動」を目指す
まもなく始まるISSCC(国際固体回路会議)でIntelは多数の論文を発表する。そのなかには、“Silverthorne”に言及するものも用意される。CESで「Menlowマシン」をプチプチしました──「韓国」「中国」「台湾」編
2008年のCESでMenlowマシンをプチプチ(ソフトウェアキーボードなので正しくは“ペタペタ”)してニヤニヤしていた記者は東芝だけでは「満腹」にならなかったようだ。CESで「Menlowマシン」をプチプチしました──東芝編
2007年のCESで「OQOをプチプチ」していたPC USERの記者が、2008年のCESでは「Menlow」マシンで喜んでいるらしい。- 元麻布春男のWatchTower:バックナンバー
関連リンク
Copyright © ITmedia, Inc. All Rights Reserved.